计算机组成与系统结构习题求解

设计题help
2025-05-04 11:59:02
推荐回答(1个)
回答(1):

产生进位的该位数码值(不乘位权).

2.DRAM:动态随机存取存储器,即需要采取动态刷新的RAM.

3.高速缓存:为提高访存速度在CPU和主存间增设的一种高速存储器.

4.立即寻址方式:操作数直接在指令中给出(或:紧跟指令给出),在读出指令时可立即获得操作数.

5.微程序控制器:将执行指令所需要的微命令以代码形式编成微指令序列(微程序),存入一个控制存储器,需要时从该存储器中读取.按这种方式工作的控制器称为微程序控制器.6.总线:一组可由多个部件分时共享的信息传输线.

7.DMA方式:直接依靠硬件实现主存与外设之间的数据直接传输,传输过程本身不需CPU程序干预.

8.同步通信方式:在采用这种方式的总线传输中,各设备从一个公共的(统一的)时序信号中获得定时信息(或:由统一的时序信号进行同步定时.)或指出:其明显特征是由一定频率的时钟信号定义了等间隔的时钟周期.

五,写出下列术语的中英文对照1,美国信息交换标准代码 2,循环冗余校验码 3,Flash Memory 4,主存地址寄存器 5,CM(或μCM) 6,IEEE

六,问答题1.最大正数=01111111 最小正数=00000001 最大负数=10000001 最小负数=11111111数值表示范围:负的2的7次方减1 ~ 正的2的7次方加1

2.硬连线控制器依靠组合逻辑电路产生微命令 组合逻辑电路的输入是产生微命令的条件,主要有:A,指令代码B,时序信号C,程序状态信息与标志位D,外部请求信号.

3.指令的第一个CPU周期为取指周期,完成下列三件事:

(1)从内存中取指令

(2)程序计数器PC加1

(3)对指令操作码进行译码或测试

4.中断处理优先级从高到低是:1→2→3→5→4

5.DMA接口由主存流动地址寄存器ABR,交换长度字计数器WC,数据缓冲寄存器DBR,